去年宣布推出17个量子位的超导体测试晶片,并且在今年CES 2018展示49个量子位的测试晶片后,稍早宣布推出採微缩体积设计的自旋量子位晶片,成为目前Intel打造最小型的量子位晶片。

相比先前推出的量子位晶片,Intel此次打造的自旋量子位晶片整体体积仅有铅笔橡皮头般大小,意味将可套用在更多装置上使用,使Intel在量子位运算佈署更具弹性。

不过,由于此款量子位晶片并非採超导量子位设计,因此在整体运算量明显不及超导量子位晶片表现,但优点在于容易佈署,同时也能透过多组晶片构成更大运算量。

此款自旋量子位晶片将由Intel位于俄勒冈州的D1D Fab厂生产,採用与Intel过去用于制作传统处理器晶片的50nm制程技术,因此在整体产能方面也比超导量子位晶片更大,预期将能让Intel在量子位晶片技术佈署发展有更明显进展。

而对于未来在量子位运算发展方面,Intel计画建立可扩展至100万组量子位的运算架构,并且在此架构下有所突破时,无需重新建构整体运算架构。同时,Intel也认为量子位进展比例不应以现有电晶体数量成长幅度情况看待,毕竟要在未来10年内达成100万组量子位运算架构,可能都还是处于乐观发展情况,但过程中可能还是会面临一些技术必须突破。



相关文章